Dr. Eduardo Romero Aguirre
Datos Personales

Adscripción: Departamento de Ingeniería Electrónica.

Cuerpo Académico: --

Email: eduardo.romero@itson.edu.mx

Teléfono: (644) 4 109000             Ext. 1750

 

SNI: (      );  PRODEP (  X   )​

​​

​​​​DISTINCIONES RECIBIDAS:

-Perfil PROMEP durante los periodos 2002-2005, 2005-2008 y 2014-2017

-Maestro distinguido en: 2002 al 2008 y 2014

 

LGAC QUE DESARROLLA:

Implementación eficiente en FPGAs de algoritmos de procesamiento de señales para comunicaciones.

 

PROYECTOS DE INVESTIGACIÓN EN LOS QUE COLABORA:

-Desarrollo de Arquitecturas Reconfigurables en FPGAs para Procesamiento Digital de Señales en Sistemas de Comunicaciones Inalámbricos.

 

ARTÍCULOS PUBLICADOS (EN LOS ÚLTIMOS 3 AÑOS):

A SDR architecture based on FPGA for multi-standard transmitter, Bautista-Contreras, B.; Parra-Michel, R.; Carrasco-Alvarez, R.; Romero-Aguirre, E., Global Conference on Signal and Information Processing (GlobalSIP), 2013 IEEE, pp.1266-1269 Dec. 2013.

 

Full-hardware architectures for data-dependent superimpose training channel estimation (extended version),  Romero-Aguirre, E.; Carrasco-Alvarez, R.; Parra-Michel, R,; Orozco-Lugo, A; Mondragón-Torres, A.; Journal of Signal Processing Systems (JSPS), pp. 105-123, 2013, vol. 70, issue 2, DOI: 10.1007/s11265-012-0706-2,  ISSN: 1939-8018.

 

Configurable transmitter and systolic channel estimator architectures for data-dependent superimpose training communications systems, Romero-Aguirre, E.; Carrasco-Alvarez, R.; Parra-Michel, R.; Orozco-Lugo, A.; International Journal of Reconfigurable Computing (IJRC), vol. 2012, 13 pages, 2012, Hindawi, DOI: 10.1007/s11265-012-0706-2,  ISSN: 1687-7195.​